1. Tubelator AI
  2. >
  3. Videos
  4. >
  5. Education
  6. >
  7. SDC File in VLSI Design: All You Need to Know | Session-4

SDC File in VLSI Design: All You Need to Know | Session-4

Available In Following Subtitles
Vietnamese
Variant 1
Posted on:
Video by: Team VLSI
Learn all about SDC files in VLSI design and their importance. Follow along in session-4 as we delve into various files used in VLSI design process. Subscribe to Team VLSI channel for more insights.
tubelator logo

Instantly generate YouTube summary, transcript and subtitles!

chrome-icon Install Tubelator On Chrome

Video Summary & Chapters

No chapters for this video generated yet.

Video Transcript

0:01
Chào mừng bạn đến với kênh Team VLSI
0:03
Trong loạt các phiên trong thiết kế vật lý
0:07
Chúng tôi đang thảo luận về các tập tin khác nhau trong thiết kế vật lý
0:11
Chúng tôi đang phân tích các tập tin này với ví dụ
0:15
Xin vui lòng thích video này và đăng ký kênh của chúng tôi
0:18
kênh của chúng tôi là youtube.com slash teamvlsi
0:23
Vì vậy, trước hết chúng tôi có một danh sách các tập tin quan trọng ở đây
0:30
so up to
0:33
7 file
0:34
lên file def
0:36
Chúng tôi đã thảo luận
0:38
Trong phiên này
0:40
và hôm nay chúng tôi sẽ thảo luận về file sdc
0:44
Vì vậy, hãy bắt đầu thảo luận về file sdc
0:47
Đầu tiên là tất cả
0:48
Thông tin cơ bản về file sdc
0:51
là sdc
0:52
hiểu cho synopsis design constraint
0:55
SDC là một định dạng phổ biến
0:57
Để hạn chế thiết kế
1:00
được hỗ trợ bởi hầu hết mọi người
1:02
Công cụ tổng hợp và PNR. Chúng tôi cung cấp
1:06
thời gian, khu vực và năng lượng liên tục của thiết kế
1:10
trong file FTC. file này có phần mở rộng
1:13
.sdc. SDC tổng hợp dựa trên TCL
1:18
định dạng. tất cả các lệnh của tập tin FTC theo dõi
1:20
TCL syntax. ký hiệu Hash được sử dụng để
1:24
bình luận một dòng trong file FTC và backslash
1:27
biểu tượng được sử dụng để phá vỡ dòng khi chúng ta làm tổng hợp hoặc PNR chúng ta cần cung cấp
1:35
giới hạn thiết kế để tổng hợp hoặc công cụ PNR dưới dạng tập tin SDC chúng tôi
1:43
có thể tạo tập tin hạn chế từ công cụ tổng hợp dưới dạng tập tin SDC
1:49
và tương tự có thể được sử dụng như đầu vào công cụ PNR vì vậy ở đây công cụ tổng hợp logic
1:56
yêu cầu một tập hợp các hạn chế thiết kế và sau khi tổng hợp chúng tôi có thể viết tệp FTC
2:07
bây giờ chúng tôi có thể thêm một số hạn chế bổ sung vào tập tin FTC này cũng và chúng tôi
2:15
có thể đọc tập tin FTC này để đặt và hướng dẫn công cụ. viết FTC là một lệnh chung để
2:24
viết tệp FTC từ thiết kế compiler hoặc công cụ compiler IC và đọc lệnh FTC được sử dụng
2:31
Đọc tài liệu FTC.
2:34
Vì vậy, bên trong tập tin FTC, chúng tôi về cơ bản xác định các hạn chế sau.
2:40
Đầu tiên trong tập tin FTC chúng tôi có tiêu đề, sau đó điều kiện hoạt động, sau đó mô hình tải dây,
2:47
Hệ thống Interface
2:49
Quy tắc thiết kế Constraint
2:52
Thời gian hạn chế
2:54
Thời gian ngoại lệ
2:56
Khu vực Constraint
2:58
Điện áp đa và hạn chế năng lượng
3:00
Logic Constriction
3:02
Trong các tập tin này có nhiều hạn chế khác nhau.
3:08
Trong các tiêu đề này, chúng tôi cung cấp các hạn chế khác nhau
3:13
như trong tiêu đề chúng tôi cung cấp phiên bản và
3:17
Và trong tiêu đề chúng tôi cung cấp khác nhau
shape-icon

Download extension to view full transcript.

chrome-icon Install Tubelator On Chrome